processori

Amd potrebbe risolvere i problemi di memoria di epicome con un interposer

Sommario:

Anonim

AMD è tornata alla competitività nel mercato dei data center con i suoi processori di business EPYC, che sono moduli di un massimo di quattro array Zeppelin a 8 core. Ogni array ha il proprio bridge nord incorporato, che controlla la memoria DDR4 a 2 canali e un complesso radice PCI-Express gen 3.0 a 32 vie. Nelle applicazioni che richiedono un uso intensivo della larghezza di banda della memoria, questo approccio di memoria non localizzata presenta strozzature di progettazione che verrebbero affrontate nella nuova Roma.

AMD EPYC Rome avrebbe un design monolitico di memoria

La famiglia di processori Ryzen Threadripper WX accentua molti di questi colli di bottiglia; nel caso di applicazioni di codifica video che richiedono molta memoria, i cali delle prestazioni sono visti come array senza larghezza di accesso all'I / O diretto della banda di memoria. La soluzione di AMD a questo problema è quella di progettare gli stampi della CPU con un Northbridge disabilitato, che potrebbe essere implementato nei suoi successivi processori EPYC di seconda generazione, nome in codice " Rome ".

Raccomandiamo di leggere il nostro articolo sulla recensione di AMD Ryzen Threadripper 2990WX in spagnolo

Gli MCM di prossima generazione di AMD potrebbero vedere un design di controller di sistema centralizzato circondato da matrici, che potrebbero essere tutte in un interposer al silicio, lo stesso tipo che si trova nelle GPU Vega 10 e Fiji. Un interposer è una matrice di silicio che facilita il cablaggio microscopico ad alta densità tra le matrici di un MCM. A differenza dei processori EPYC della generazione attuale, questa interfaccia di memoria è davvero monolitica, proprio come l'implementazione Intel.

Il controller di sistema presenta anche una complessa radice PCI-Express gen 4.0 x96, in grado di gestire fino a sei schede grafiche con larghezza di banda x16 o fino a dodici su x8. La matrice integra anche il southbridge, noto come Server Controller Hub, che implementa interfacce I / O comuni come SATA, USB e altri I / O a bassa larghezza di banda legacy, oltre ad alcune altre linee PCIe.

Carattere Techpowerup

processori

Scelta dell'editore

Back to top button