processori

Epyc rome, immagini e maggiori dettagli sulla CPU più avanzata di amd

Sommario:

Anonim

I processori EPYC Roma di seconda generazione di AMD sono stati rilasciati ad agosto e da allora abbiamo ottenuto maggiori dettagli sul chip stesso e sulle sue caratteristiche. Gli ultimi dettagli dell'array I / O, inclusi i primi piani, sono stati rivelati da Hardwareluxx , dandoci uno sguardo migliore al chip server più innovativo di AMD finora composto da 8, 4 miliardi di transistor.

EPYC Rome è composta da 8, 34 miliardi di transistor

Ci sono stati molti dettagli che AMD ha recentemente iniziato a rivelare per i suoi processori EPYC di Roma di seconda generazione. I processori AMD EPYC di Roma sono composti da un design a 9 matrici noto anche come MCM (Multi-Chip-Module). I 9 array includono otto CCD (array Compute Core) e un singolo IOD (array input / output). Ogni CCD è composto da due CCX (complessi Compute Core) che includono quattro core Zen 2 con la propria cache L2 e una cache L3 condivisa. Tutti e otto i CCD si collegano all'array I / O.

Ogni CCD misura 74mm2 ed è composto da 3, 9 miliardi di transistor. Lo IOD presentato in Ryzen ha una dimensione matrice di 125 mm2 ed è composto da 2, 09 miliardi di transistor. Lo IOD che appare nell'EPYC è composto da 8, 34 miliardi di transistor e misura 416 mm2. L'IOD combinato con l'8 Zen 2 CCD misura 1008 mm2 mentre è composto da 39, 54 miliardi di transistor.

Visita la nostra guida sui migliori processori sul mercato

Ora lo IOD che appare su quello è molto più grande di quello che appare sui processori Ryzen. Il chip è conforme a PCIe 4.0, presente ai lati dello IOD. La capacità della seconda generazione di EPYC è di 162 tracce PCIe. Le aree della matrice superiore e inferiore hanno quattro canali di memoria DDR4 a 72 bit.

EPYC Rome è già in uso su alcuni dei server più potenti del mondo e AMD spera di continuare ad aumentare la propria quota di mercato dei server con questi chip.

Carattere Wccftech

processori

Scelta dell'editore

Back to top button