Toshiba sviluppa già la tecnologia flash ssd a 5 bit per cella (plc)
Sommario:
Toshiba ha già iniziato a pianificare le future generazioni di Flash BiCS. Ogni nuova generazione coinciderà con le nuove generazioni dello standard PCIe, a partire da BiCS 5, che sarà presto rilasciato in linea con PCIe 4.0, ma la società non ha fornito una linea temporale specifica. BiCS5 avrà una larghezza di banda maggiore di 1.200 MT / s, mentre BiCS6 raggiungerà i 1.600 MT / s e si prevede che BiCS7 raggiungerà i 2.000 MT / s.
Toshiba sviluppa già la tecnologia Flash SSD a 5 bit per cella (PLC)
La società ha anche iniziato a ricercare la tecnologia flash NAND a celle di livello Penta (PLC) e ha verificato le prestazioni della tecnologia NAND a cinque bit per cella modificando l'attuale QLC NAND. Il nuovo flash offre una maggiore densità con la capacità di memorizzare cinque bit per cella, anziché solo quattro, presenti nell'attuale QLC. Per fare ciò, tuttavia, la cella deve essere in grado di memorizzare 32 diversi livelli di tensione e i driver SSD devono leggerli accuratamente. Con così tanti livelli di tensione da leggere e scrivere su una scala metrica, la nuova tecnologia è una grande sfida. Per controllare le soglie più rigide, la società ha dovuto sviluppare alcuni processi aggiuntivi che potrebbero essere adattati ai suoi attuali TLC e QLC per aumentare le prestazioni.
Il QLC è già abbastanza lento e ha meno resistenza rispetto ad altri tipi di flash. Il PLC avrà ancora meno resistenza e prestazioni più lente. Tuttavia, le nuove funzionalità del protocollo NVMe come Zoned Namespace (ZNS) dovrebbero aiutare a mitigare alcuni dei problemi. ZNS di per sé mira a ridurre l'amplificazione della scrittura, ridurre la necessità di over-provisioning dei supporti e l'uso di DRAM di controller interni e, naturalmente, migliorare le prestazioni e la latenza.
Visita la nostra guida sui migliori drive SSD sul mercato
La società ha sviluppato un nuovo processo che aumenta la densità delle matrici nelle prossime generazioni di BiCS FLASH in tutte le sue forme. Essenzialmente, dividerà la cella di memoria a metà per espanderla mantenendo il normale processo di flash 3D. Toshiba non è sicuro che questo approccio sia pienamente attuabile al momento.
L'archiviazione su unità a stato solido sembra essere in costante evoluzione, con unità più grandi, più veloci e più convenienti.
Toshiba sviluppa la prima memoria nl qlc a 4 bit per cella
Toshiba ha annunciato oggi la sua nuova tecnologia di memoria NAND QLC con una densità di archiviazione superiore a quella offerta da TLC.
Micron produrrà memorie nand a 8 bit e olc per cella nel 2019
Micron sta già lavorando alla prossima generazione di memorie OLC Flash NAND, che offriranno 8 livelli NAND per una maggiore densità di dati. Micron è entrato
Il digitale occidentale sviluppa memoria flash per competere con optane
La nuova memoria di Western Digital è pensata per adattarsi a un punto tra 3D NAND e DRAM convenzionale